Please use this identifier to cite or link to this item:
https://rinacional.tecnm.mx/jspui/handle/TecNM/702
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | CASTRO VELASCO, DORIS%775234 | - |
dc.creator | CASTRO VELASCO, DORIS%775234 | - |
dc.date.accessioned | 2020-08-19T13:06:32Z | - |
dc.date.available | 2020-08-19T13:06:32Z | - |
dc.date.issued | 2018-06-01 | - |
dc.identifier.uri | https://rinacional.tecnm.mx/handle/TecNM/702 | - |
dc.description | El sistema desarrollado está enfocado en el diseño, desarrollo e implementación de la lógica de control del proceso de desarrollo de un Sistema Head-End (HES) para una red de dispositivos inteligentes para la empresa EosTech del estado de Querétaro. Esta empresa cuenta con una red de comunicación entre medidores inteligentes que permite hacer llegar la información desde un dispositivo hasta el software que lo requiera. El caso de estudio está enfocado en la manipulación de los datos obtenidos de los medidores inteligentes, los cuales generan de forma programada o a petición de usuario, la información para ser almacenada. Esta información se recoge en una base de datos capaz de guardar todos los registros generados. La problemática es obtener la información de la base de datos y procesarla según la aplicación que lo solicite y mostrar los datos. El sistema se desarrolla bajo la metodología Building Blocks que permite la creación de bloques funcionales del proyecto general, dando como resultado un proyecto escalable y con mejor calidad, gracias a las pruebas realizadas por bloques terminados. El trabajo se complementa con la metodología ágil SCRUM, con iteraciones mensuales en las que se desarrollaron millestons propuestos en los componentes de software de una arquitectura Modelo Vista Controlador (MVC). La recuperación, interpretación y actualización en la base de datos se hace a través de Hibernate, empleando patrones de diseño Java para una programación optimizada. | es_MX |
dc.language.iso | spa | es_MX |
dc.publisher | Tecnológico Nacional de México | es_MX |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0 | es_MX |
dc.subject | info:eu-repo/classification/cti/7 | es_MX |
dc.subject.other | Lógica_de_Control Proceso Desarrollo Sistema_Head-End Red_de_dispositivos_inteligentes | es_MX |
dc.title | Diseño, desarrollo e implementación de la lógica de control del proceso de desarrollo de un sistema Head-End para una red de dispositivos inteligentes. | es_MX |
dc.type | info:eu-repo/semantics/masterThesis | es_MX |
dc.contributor.director | HERNÁNDEZ MORA, JOSÉ JUAN%63883 | - |
dc.contributor.director | MEDINA BARRERA, MARIA GUADALUPE%70432 | - |
dc.folio | 33711 | es_MX |
dc.rights.access | info:eu-repo/semantics/openAccess | es_MX |
dc.publisher.tecnm | Instituto Tecnológico de Apizaco | - |
Appears in Collections: | Maestría en Sistemas Computacionales |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
33711-2018.pdf | El desarrollo del sistema descrito en esta tesis está enfocado en el diseño, desarrollo e implementación de la lógica de control del proceso de desarrollo de un HES para una red de dispositivos inteligentes realizado para una empresa del sector eléctrico ubicada en el estado de Querétaro. Esta empresa cuenta con una red de comunicación entre medidores inteligentes que permite hacer llegar la información desde un dispositivo hasta el software que lo requiera. | 14.59 MB | Adobe PDF | View/Open |
This item is protected by original copyright |
This item is licensed under a Creative Commons License